FLIP FLOP
Flip-Flop adalah rangkaian arus listrik yang
bekerja berdasarkan arus listrik dari berbagai macam gerbang sederhana dari
arus listrik yang berhubungan saling menyilang. flip-flop biasa
digunakan sebagai pengolahan data digital yang di terapkan ke perangkat
elektronik.
JENIS-JENIS FLIP-FLOP
JENIS-JENIS FLIP-FLOP
1. JK Flip-Flop ( Master Slave JK FF ).
Flip-Flop yang satu ini mempunyai 3 inputan
yaitu terdiri dari :
- J
- K
- dan Clock
Kelebihan JK Flip-flop adalah tidak adanya kondisi terlarang atau yang berarti di beri berapapun inputan asalkan terdapat clock maka akan terjadi perubahan pada keluarannya / outputnya. berikut adalah symbol dan tabel kebenaran dari JK Flip-Flop.

dan di bawah ini terdapat gambar gerbang logika pada JK Flip-flop :
JK Flip-Flop biasanya terdapat pada IC 7473.

- J
- K
- dan Clock
Kelebihan JK Flip-flop adalah tidak adanya kondisi terlarang atau yang berarti di beri berapapun inputan asalkan terdapat clock maka akan terjadi perubahan pada keluarannya / outputnya. berikut adalah symbol dan tabel kebenaran dari JK Flip-Flop.

dan di bawah ini terdapat gambar gerbang logika pada JK Flip-flop :
JK Flip-Flop biasanya terdapat pada IC 7473.

2. RS Flip - flop.
RS FF ini adalah dasar dari semua Flip-flop yang memiliki 2
gerbang inputan / masukan yaitu R dan S. R artinya "RESET" dan
S artinya "SET". Flip-flop yang satu ini
mempunyai 2 keluaran / outputyaitu Q dan Q`.
Bila S diberi logika 1 dan R diberi
logika 0, maka output Q akan berada pada logika 0 dan Q not pada logika 1. Bila
R diberi logika 1 dan S diberi logika 0 maka keadaan output akan berubah
menjadi Q berada pada logik 1 dan Q not pada logika 0. Sifat paling penting
dari Flip-Flop adalah bahwa sistem ini dapat menempati salah satu dari dua
keadaan stabil yaitu stabil I diperoleh saat Q =1 dan Q not = 0, stabil ke II
diperoleh saat Q=0 dan Q not = 1.
Berikut adalah Symbol dan Tabel kebenaran dari RS FF :

3. D FLIP - FLOP.
D Flip-flop merupakan salah satu jenis Flip-flop yang dibangun
dengan menggunakan Flip-flop RS. Perbedaan dengan Flip-flop RS terletak pada
inputan R, pada D Flip-flop inputan R terlebih dahulu diberi gerbang NOT. maka
setiap masukan ke D FF ini akan memberi keadaan yang berbeda pada input RS,
dengan demikian hanya terdapat 2 keadaan "SET" dan
"RESET"
S=0 dan R=1 atau S=1 dan R=0, jadi dapat disi. Berikut adalah gambar dari
symbol dan data sheet D Flip - flop.



4. CRS FLIP - FLOP.
Adalah clocked RS-FF yang dilengkapi dengan sebuah terminal pulsa clock. Pulsa clock ini berfungsi mengatur keadaan Set dan Reset. Bila pulsa clock berlogik 0, maka perubahan logik pada input R dan S tidak akan mengakibatkan perubahan pada output Q dan Qnot. Akan tetapi apabila pulsa clock berlogik 1, maka perubahan pada input R dan S dapat mengakibatkan perubahan pada output Q dan Q not. Berikut adalah gambar dari Symbol dan Tabel kebenaran dari RS Flip - flop.

Tidak ada komentar:
Posting Komentar